Архитектура платформы cisco asr 9000
DESCRIPTION
TRANSCRIPT
Архитектура платформы Cisco ASR 9000Андрей Голованов – системный архитектор[email protected]
О чем пойдет речь?
Платформа Cisco ASR 9000• Обзор основных компонентов системы• Архитектура маршрутизатора Cisco ASR 9000• Передача unicast трафика• Обработка multicast трафика• Системный QoS• Планы по развитию платформы
Обзор основных компонентов системы
Платформа Cisco ASR 9000
ASR 9001 ASR 9006 ASR 9010 ASR 9922
Полоса на слот 120 Гбит/с насистему 440Гбит/с на слот 440Гбит/с на слот 550Гбит/с на слот
Слоты 2 слота для MPA 4 LC слота 8 LC слотов 20 LC слотов
Матрица Встроенная Встроенная на RP Встроенная на RP Выделенные карты
Высота 2RU 10RU 21RU 44RU
Доступность Доступен Доступен Доступен Доступен
120 Гбит/с
11 Тбит/с
3,52 Тбит/с
1,76 Тбит/с
Система ASR 9001
4x10G SFP+
Блок вентиляторов
Два БП(AC или DC)
Два отсека для модулей MPAПоддерживаемые модули: 20xGE, 2/4x10GE, 1x40GE
Порты для nV (2xSFP+)
Синхронизация(ToD, 1588, 10МГц,
1PPS, BITS)
Console, Aux, Management
Питание от -40.5 до -72В
RSP (0-1)
Линейные карты (0-3, 4-7)
Блоки вентиляторов
6 модульных блоков питания
Вентиляция спереди-
назад
Блоки вентиляторов
3 модульных блока питания
RSP (0-1)
Линейные карты (0-3)
Забор воздуха
Вентиляциясбоку-назад
Шасси ASR 9006 и ASR 9010
20 слотов для LC (10 вверху, 10 внизу) 4 модуля
вентиляторов(ASR-9922-FAN)
16 AC илиDC БП
2 модуля управления4+1=5 карт матриц коммутации6+1=7 карт матриц коммутации (в перспективе)
Высота: 44 RU (AC & DC)Глубина : 28.65” (800мм)Ширина : 17.75” (ставится в 19” стойку)
Вентиляция спереди-
назад
Вентиляция спереди-
назад
Шасси ASR 9922
ASR 9000: Питание и вентиляция
1.5/2.1 кВт1.5/2.1 кВт
3 кВт
DC БП
AB
AB
3 кВт
A
B
Вентиляторы объединены в полки2 полки в шасси 9006 и 9010 4 полки в 9922
ASR 9010 Fan Tray
Power Supply
ASR 9006 Fan Tray
Одинаковые БП для 9006, 9010 и 9922До 4-х БП в 9006, до 8 БП в 9010 и до 16 БП в 9922Потребление (типичное/максимальное при 40 гр.): 80G LC (MOD-80) – 350/420 Вт200G LC (2x100G) – 700/920 Вт240G LC (24x10GE) – 775/895 Вт 360G LC (36x10GE) – 825/925 Вт
AC – 220В одна фазаDC – 40-72В
AC БП
ASR 9000: Модули управления
RSP RSP440
Процессор Freescale 8641D
2 Core 1.33 ГГц
Intel x86 Jasper Forest
4 Core 2.27 GHz
RAM RSP-4G: 4GB
RSP-8G: 8GB
RSP440-TR: 6GB
RSP440-SE: 12GB
Поддержка технологии nV
Нет Да, 2 x 1G/10G SFP+
Встроенная матрица коммутации
184Гбит/с на слот
(два RSP active/active)
440Гбит/с на слот
(два RSP active/active)
RSP440 – Внешний вид
BITS/J.211Sync 0, Sync 1
RJ45
IEEE 1588SyncE, IEEE1588 master and slave
10/100M Copper Ethernet
Inter-Chassis Sync (ICS)Порты для синхронизации в
кластереSFP+
Порты для объединения в кластер по технологии nV
Management Ethernet
Console
Aux
USB Type A
ASR 9000 - Линейные карты
A9K-40G A9K-4T A9K-8T/4 A9K-2T20G A9K-8T A9K-16T/8
A9K-36x10GE
A9K-2x100GE
A9K-24x10GEA9K-MOD80 A9K-MOD160 MPA:
20x1GE2x10GE4x10GE1x40GE2x40GE
MPA:20x1GE2x10GE4x10GE1x40GE2x40GE
LC первого поколения
LCвторого
поколения
-L, -B, -E
-TR, -SE
Различия в функциональности карт первого и второго поколения
ФункцияПервое поколение LC
(Trident)Второе поколение LC
(Typhoon)
nV Cluster Нет Да
nV Satellite (Fabric Port) Нет Да
BNG (Subscriber Awareness) Нет Да
MPLS-TP Нет Да
1588v2 (PTP) Нет Да
Advanced Vidmon (MDI, RTP metric) Нет Да
PW-HE Нет Да
E-VPN/ PBB-EVPN Нет Да
Поддержка больших таблиц FIB/MAC Нет Да
Различия в масштабируемости карт первого и второго поколения
Параметр Первое поколение LC(Trident)
Второе поколение LC(Typhoon)
FIB Routes (v4/v6) 1.3M/650K 4M/2MMulticast FIB 32K 128KMAC Addresses 512K 2ML3 VRFs 4K 8KBridge Domains / VFI 8K 64KPW 64K 128KL3 Subif / LC 4K 8K (-TR)
20K (-SE)L2 Interfaces (EFPs) / LC 4K (-L)
32K (-E)16K (-TR) 64K (-SE)
MPLS labels 256K 1M
Различия в масштабируемости QoS карт первого и второго поколения
ПараметрПервое поколение LC
(Trident)Второе поколение LC
(Typhoon)
Количество очередей на NP
32K egress + 32K ingress для карт с 10GE портами64K egress + 32K ingress для карты 40x1GE
192K egress + 64K ingress
Policers 64K на NP (-E карты) 256K на NP (-SE карты)
Buffer size на порт 10G (SE или E карта) 150 ms ~ 226msec на порт (3x10G на NP)
~ 339msec на порт (2x10G на NP)
Buffer size на порт 10G (TR или L карта) ~50 ms ~ 113msec (3x10G на NP)
~ 170msec (2x10G на NP)
По масштабируемости ASR 9001 аналогичен MOD80-SE
Параметр ASR9001 RSP440/Typhoon
FIB (V4+V6) 4M 4M
Multicast FIB 128K 128K
MAC 2M 2M
L3 VRF 8K 8K
BD/VFI 64K 64K
PW 128K 128K
L3 Interfaces 20K 20K
L2 interfaces 64K 128K(64K/LC)
BNG 32K 64K
Поддержка оптических интерфейсов
• GE: SFP (T, SX, LX, EX, ZX, BX)• 10GE: SFP+ и XFP
• XFP (для LC до 8x10GE) : SR, LR, ZR, DWDM, CWDM, Tunable DWDM
• SFP+ (для LC высокой плотности): SR, LR, ZR, DWDM
Поддержка оптических интерфейсов 40/100GE
• ASR9k 40GE: QSFP– LR4 и SR4
• ASR9k 100GE: CFP– LR4 и SR10
ASR9000: SIP 700Поддержка “не-Ethernet” интерфейсов
SPA interface Processor (SIP) для ASR9000 • Поддержка интерфейсов от ChE1/T1 до STM-64 с
использованием кроссплатформенных SPA• Производительность до 20Гбит/с• SIP основан на базе Quantum Flow Processor (QFP)
FIA
NPEgress
NPIngress B
RIDGE
SPA
SPA
SPA
SPA
SPAMgr
SPAMgr
Модуль ISM - функциональность CGN
2(6rd)
IPv6IPv6 IPv4
1(Nat44) IPv4
InternetPrivate IP
IPv6 IPv43(Nat64)
4(Nat46)
IPv6IPv4
20 миллионов NAT трансляций 1M трансляций в секунду Производительность 15 Гбит/с
Cisco ASR 9000 ISM
IPv65(DS-lite)
IPv4 IPv4
Архитектура маршрутизатора Cisco ASR 9000
FIC
CPU BITS/DTI
Полностью распределенная архитектура
Обработка пакетов на NPU линейных карт
Control plane распределён между RSP и LC CPU
L2 протоколы, BFD, CFM, ARP, Netflow и т.д. выполняются наLC CPU
IOS-XR:
Построена на микроядре
Модульность, поддержка SMU
Отказоустойчивость, SSO, NSF/NSR
Line Card
Switch Fabric
FIA
CPU
RSP
Матрица коммутации (Active-Active)
Поддержка QoS
Репликация multicast
Балансировка нагрузки
Архитектура ASR 9000
Front Panel CPU Complex
4GB MEM
I/O FPGA
HDD
Mgt Eth
CF card
Console
NVRAM Boot Flash
EOBC/Internal GE switch
EtherSwitch
Timing DomainClock Time
FPGATiming Ports
4G disk
Mgt Eth
Aux
Alarm
Switch fabric
PuntFPGA Arbitration
CrossbarFabricASIC
CrossbarFabricASIC
FIA
CPU
Arbiter
ASR9000: RSP Компоненты модуля управления (на примере RSP2)
RSP1
Один ASICинтерфейса к
фабрике40G LC
Arbitration
CrossbarFabricASIC
CrossbarFabricASIC
CrossbarFabricASIC
CrossbarFabricASIC
ArbitrationFabric Interface
and VOQ
Fabric Interfaceand VOQ
Fabric Interfaceand VOQ
2 ASIC интерфейса к фабрике
80G LC
RSP0
4x23Гбит/с =92Гбит/с с двумя RSP 2x23Гбит/с=46Гбит/с с одним RSP
Физически располагается на RSP
Матрица коммутации логически разделена от RP
RSP подключается к матрице коммутации так же как и линейные карты
Арбитраж и пути прохождения пакетов разнесены
Каждая линейная карта использует обе матрицы коммутации 23Гбит/с на каждый канал матрицы коммутации
8x23Гбит/с=184Гбит/с с двумя RSP 4x23Гбит/с=92Гбит/с с одним RSP
Каждый Fabric Interface ASIC связан с каждым Fabric ASIC каналом 23Гбит/с
ASR9000: матрица коммутации 1-го поколения
ASR9000 матрица коммутации 2-го поколения:3-Stage Fabric (LC 2-го поколения и RSP440)
LC нового поколения
FIAFIAFIA RSP0
Arbiter
fabric
RSP1
Arbiter
fabric
8x55Гбит/с = 440Гбит/с на слот с двумя RSP 4x55Гбит/с = 220Гбит/с на слот с одним RSP
55Гбит/с – доступная для передачи данных полоса на канал
1 2 3
fabric
LC нового поколения
FIAFIAFIA
fabric
FIA FIA
ASR9000 матрица коммутации:обратная совместимость RSP 2-го поколения и LC 1-го
40Гбит/с LC
FIA
80Гбит/с LC
FIA0
FIA1
RSP0
Arbiter
fabric
RSP1
Arbiter
fabric
LC нового поколения
FIAFIAFIA
8x55Гбит/с bi-directional
8x55Gbps = 440Гбит/с с двумя RSP
4x55Gbps= 220Гбит/с с одним RSP
8x23Гбит/с = 184Гбит/с bi-directional
4x23Гбит/с = 92 Гбит/сbi-directional
fabric
FIA
ASR9000 матрица коммутации: совместимость RSP1-го поколения с LC 2-го
40Гбит/с LC
FIA
80Гбит/с LC
FIA0
FIA1
RSP0
Arbiter
fabric
RSP1
Arbiter
fabric
NG Line Card
FIAFIAFIA
8x23Гбит/с bi-directional
8x23Гбит/с = 184Гбит/с bi-directional
4x23Гбит/сbi-directional
fabric
8x23Гбит/с = 184Гбит/с с двумя RSP
4x23Гбит/с= 92Гбит/с с одним RSP
FIA
ASR 9922: архитектура матрицы5-plane system
RSP 3 Switch Fabric
5-plane
2x55Гбит/с = 110Гбит/с на канал
Local LinecardFabric ASIC
Stages 1/3
Local LinecardFabric ASIC
Stages 1/3
Local LinecardFabric ASIC
Stages 1/3
Local LinecardFabric ASIC
Stages 1/3
Неблокируемая матрица
NP0PHY
NP2PHY
NP3PHY
NP1PHYFIA0
CPU
B0
B1
3x 10G3x10GESFP +
3x10GESFP +
NP0
NP13x 10G
3x 10G3x10GESFP +
3x10GESFP +
NP2
NP33x 10G
3x 10G3x10GESFP +
3x10GESFP +
NP4
NP53x 10G
3x 10G3x10GESFP +
3x10GESFP +
NP6
NP73x 10G FIA3
FIA2
FIA1
FIA0
Switch Fabric
ASICCPU
RSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1
A9K-4T
A9K-24x10G
8x55G
4x23G
Обзор архитектуры LC
Первое поколение LC
Второе поколение LC
via backplane
ASR9000: линейная карта A9K-4T (4x10GE)
10GE PHY
10GE PHY
10GE PHY
10GE PHY
NPU 0
NPU 1
NPU 2
NPU 3
Bridge FPGA 0
Bridge FPGA 1
CPU
2GB memory2GB flash
GigE EOBC
Network Clocking
XFP 3
XFP 2
XFP 1
XFP 0
RSP1
Arbitration
CrossbarFabricASIC
CrossbarFabricASIC
CrossbarFabricASIC
CrossbarFabricASIC
Arbitration
RSP0
FabricInterface
30Гбит/с
15Гбит/с
30Гбит/с
60Гбит/с
30Гбит/с,25Mpps на каждый
NPU
4x23Гбит/с в сторону
матрицы
FIA связан с каждым Fabric ASIC каналом
23Гбит/сИтого: 92Гбит/с
ASR 9000: архитектура карты 24x10G
3x 10G3x10GESFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GESFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GESFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GESFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
RSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1FIA
FIA
FIA
FIA
Switch Fabric ASIC
8x55G
CPU30-50Гбит/с 2x 50
Гбит/с
60Гбит/с
120Гбит/с, 90Mpps
Typhoon
Typhoon
Typhoon
Typhoon
Typhoon
Typhoon
RSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1
FIA
Switch Fabric ASIC
RSP 3 Switch Fabric
8x55G
FIA
FIA
FIA
FIA
FIA
6x10GESFP+ PHY
6x 10G
6x10GESFP+ PHY
6x 10G
6x10GESFP+ PHY
6x 10G
6x10GESFP+ PHY
6x 10G
6x10GESFP+ PHY
6x 10G
6x10GESFP+ PHY
6x 10G
CPU
ASR 9000: архитектура карты 36x10G120Гбит/с,
90Mpps2x 30-50Гбит/с
60Гбит/с 2x 50Гбит/с
Ingress Typhoon
RSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1FIA
FIA
FIA
FIA
Switch Fabric ASIC
RSP 3 Switch Fabric
8x55G
Egress Typhoon
Ingress Typhoon
Egress Typhoon
100GE MAC/PHY
100GE MAC/PHY
100G
100G
MUXFPGA
CPUASR 9000: архитектура карты 2x100G
120Гбит/с, 75Mpps
60Гбит/с4x 30-50Гбит/с
2x 50Гбит/с
TyphoonRSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1FIA
FIA
FIA
FIA
Switch Fabric ASIC
RSP 3 Switch Fabric
Modular line card
8x55G
Typhoon
Typhoon
Typhoon
Supported MPA
1x40GE2x40GE2x10GE4x10GE20xGE
Supported MPA
1x40GE2x40GE2x10GE4x10GE20xGE
CPU
ASR 9000: архитектура модульной карты MOD160120Гбит/с,
90Mpps 2x 30-50Гбит/с
60Гбит/с 2x 50Гбит/с
Typhoon
RSP 3 Switch Fabric
Switch Fabric
RSP0
Switch Fabric
RSP1
FIA
FIASw
itch Fabric ASICRSP 3 Switch Fabric
Modular line card
8x55G
Typhoon
Supported MPA
1x40GE
2x10GE4x10GE
20xGE
Supported MPA
1x40GE
2x10GE4x10GE
20xGE
CPU
ASR 9000: архитектура модульной карты MOD80
120Гбит/с, 90Mpps 2x 30-50
Гбит/с
60Гбит/с 2x 50Гбит/с
MPAs2,4x10GE
20xGE1x40GE
SFP+ 10GE
SFP+ 10GE
SFP+ 10GE
SFP+ 10GE
Typhoon
FIA
FIA
Typhoon
Switch Fabric ASIC
RPCPU
ASR 9001: обзор архитектуры
MPAs2,4x10GE
20xGE1x40GE
4x10 SFP+LC
CPUInternal EOBC
120Гбит/с, 90Mpps
2x 30-50Гбит/с
60Гбит/с 2x 50Гбит/с
Передача unicast трафика
ASR 9000 Распределенный Control Plane
Switch Fabric
3x10GESFP +
3x10GESFP +
Typhoon
NP
3x10GESFP +
3x10GESFP +
NP
NP
3x10GESFP +
3x10GESFP +
NP
NP
3x10GESFP +
3x10GESFP +
NP
NPFIA
FIA
FIA
FIA
Switch Fabric
ASIC
CPU
PuntFPGA FIACPU
Switch Fabric
EOBC (1G internal switch) RP
LC1
LC2
LPTSLPTS
LC CPU: ARP, ICMP, BFD, Netflow, CFM
RP CPU: Маршрутизация, MPLS, HSRP/VRRP, Telnet, SNMP
LPTS (local packet transport service): control plane policing
NP
Изучение MAC адресов
Switch Fabric
3x10GESFP +
3x10GESFP +
3x10GESFP +
3x10GESFP +
3x10GESFP +
3x10GESFP +
3x10GESFP +
3x10GESFP +
FIA
FIA
FIA
FIA
Switch
Fabric ASIC
CPU
PuntFPGA FIACPU
Switch Fabric
RP
LC1
3x10GESFP +
3x10GESFP +
NP
NP3x10GESFP +
3x10GESFP +
NP
NP3x10GESFP +
3x10GESFP +
NP
NP3x10GESFP +
3x10GESFP +
NP
NPFIA
FIA
FIA
FIA
Switch
Fabric ASIC
CPU LC21 2
2
NP аппаратно изучает MAC адресасо скоростью порядка 4Mpps
NP распространяет MAC notification (data plane) сообщения ко всем остальным NP для синхронизации MAC таблиц
1
2
NP
NP
NP
NP
NP
NP
NP
Изучение MAC адресов со скоростью порядка 4 Млн. адресов в секунду
ASR9000: L3 Control Plane
LDP RSVP-TEBGP
ISIS
OSPF
EIGRPStatic
FIB Adjacency
LC NPU
ARP
LSD RIB
AIBSW FIB
LC CPU
RP
AIB: Adjacency Information BaseRIB: Routing Information BaseFIB: Forwarding Information BaseLSD: Label Switch Database
Selective VRF download
Один день из жизни пакета
Switch Fabric
Switch Fabric
3x 10G3x10GE
SFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GE
SFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GE
SFP +
3x10GESFP +
Typhoon
Typhoon3x 10G
3x 10G3x10GE
SFP +
3x10GESFP +
Typhoon
Typhoon3x 10G FIA
FIA
FIA
FIA
Switch Fabric ASIC
Ingress Typhoon
FIA
FIA
FIA
FIA
Switch Fabric ASIC
Egress Typhoon
Ingress Typhoon
Egress Typhoon
100GE MAC/PHY
100GE MAC/PHY
100G
100G
100G
100G
NP производят lookup на входе и выходеВесь трафик проходит через матрицу
Обработка multicast трафика
NP0 PHY
NP2 PHY
NP3 PHY
NP1 PHYFIA
CPU
NP0PHY
NP2PHY
NP3PHY
NP1PHYFIA
CPU
NP0 PHY
NP2 PHY
NP3 PHY
NP1 PHYFIA
CPU
LC2
LC3
LC1
IGMP joins
Multicast Source
IGMP joins
Switch Fabric
1FGID
2
3
2MGID
3
Fabric Replication по одной копии на каждую LC, на которой запрошена
данная группа
FIA Replication По одной копии на каждый NP, на котором запрошена данная группа
NP Replication репликация на все интерфейсы, на которых
запрошена данная группа
1 2 3
MFIB3
ASR 9000 Multicast: Поддержка репликации на всех компонентах
Системный QoS
Входные (sub-)interface очереди
VirtualOutputQueues
Выходныеочереди
Поддержка приоритезации на всех компонентах(P1,P2, Best-effort)
Гарантия обеспечения качества обслуживания
Конфигурируется при помощи MQC
4-layer H-QoS2 strict high priority +
Normal priority
Выходные (sub-)interface очереди
Конфигурируется при помощи MQC
4-layer H-QoS2 strict high priority +
Normal priority
Поддерживается2 strict high priority +
Normal priority(конфигурация не требуется)
Входная LC Выходная LC
NP0 PHY
NP2 PHY
NP3 PHY
NP1 PHYFIA
CPUNP0PHY
NP2PHY
NP3PHY
NP1PHYFIA
CPU
Switch Fabric1
23
4
1 2 34
ASR 9000 QoS: Целостный QoS внутри системы
HoLB (Head of Line Blocking)
Решение:Независимые полосы для движения прямо и поворотов(= Virtual Output Queues)
Светофор(= Арбитр, backpressure)
Жду
«Бииииип!!!»
ЖдуЕду
Затор на Egress NP backpressure в сторону ingress FIA Пакет помещается в соответствующую VoQЗатор не влияет на пакеты идущие к другому NPU Отсутствие проблемы head-of-line-block
Входная LC Выходная LC
NP0 PHY
NP2 PHY
NP3 PHY
NP1 PHYFIA
CPUNP0PHY
NP2PHY
NP3PHY
NP1PHYFIA
CPU 1
3
2
Backpressure: выходной NP выходной FIA fabric Arbiter входной FIA VoQ
Switch Fabric
VoQ: Каждый FIA имеетнабор очередей P1/P2/BE под каждыйNP и RSP в системе
5Гбит/с
10Гбит/с
5Гбит/с
Пакеты, адресованные другим NP попадают в другой набор VoQ Затор на одном NP не приводит к блокировке других NP
ASR 9000 QoS: Механизмы Backpressure и VoQ
Планы по развитию платформы
Платформа Cisco ASR 9000
ASR 9001 ASR 9006 ASR 9010 ASR 9922
Полоса на слот 120 Гбит/с насистему 440Гбит/с на слот 440Гбит/с на слот 550Гбит/с на слот
Слоты 2 слота для MPA 4 LC слота 8 LC слотов 20 LC слотов
Матрица Встроенная Встроенная на RP Встроенная на RP Выделенные карты
Высота 2RU 10RU 21RU 44RU
Доступность Доступен Доступен Доступен Доступен
120 Гбит/с
11 Тбит/с
3,52 Тбит/с
1,76 Тбит/с
Платформа Cisco ASR 9000 – в перспективе еще быстрее на тех же шасси!
ASR 9001 ASR 9006 ASR 9010 ASR 9922
Полоса на слот 120 Гбит/с насистему 880Гбит/с на слот 880Гбит/с на слот Более 2000 Гбит/с на
слот
Слоты 2 слота для MPA 4 LC слота 8 LC слотов 20 LC слотов
Матрица Встроенная Встроенная на RP Встроенная на RP Выделенные карты
Высота 2RU 10RU 21RU 44RU
Доступность Доступен Доступен Доступен Доступен
120 Гбит/с
40 Тбит/с
7,04 Тбит/с
3,52 Тбит/с
ВыводыМаршрутизаторы ASR 9000:• Надежная высокопроизводительная
платформа для построения сетей любого масштаба
• Мощный и масштабируемый Control Plane• Матрица коммутации:
• 440 –> 880 Гбит/с на слот!• 550 –> 2 Тбит/с на слот!
• Производительность LC до 360 Гбит/с -> «еще больше» Гбит/с
• Целостный QoS в архитектуре платформы• Поддержка оптимальной репликации
multicast на всех компонентах платформы• Поддержка nV Cluster и Satellite
Также рекомендуем посетить
• ASR 9000 как высокопроизводительный BNG: функционал и сценарии применения. – Сегодня (20-го ноября) в 18.00
• ASR 9000 nV технология - кластеры и сателлиты. – Завтра (21-го ноября) в 12.35
• Открытая дискуссия по технологиям для операторов связи– 21 ноября, среда, 18 часов, Конгресс-зал Правый– Готовьте свои вопросы!
• Демо-стенд «Решения для операторов связи» (демо-зона, комната 5)– ASR 9000 с интерфейсами 100GigabitEthernet– технология сетевой виртуализации ASR 9000 nV– Carrier Grade v6 на базе маршрутизатора Cisco ASR 9000 с модулем
ISM
Спасибо!Заполняйте анкеты он-лайн и получайте подарки в Cisco Shop: http://ciscoexpo.ru/expo2012/questВаше мнение очень важно для нас!