lab. analogica ii

Upload: odair-dimas

Post on 25-Feb-2018

233 views

Category:

Documents


0 download

TRANSCRIPT

  • 7/25/2019 Lab. Analogica II

    1/12

    UNIVERSIDAD TECNOLGICA DEL PER

    Curso :ELECTRNICA ANALGICA II

    Profesor :ING. FARRO CHIRINOS

    Informe Nro. :LABORATORIO No. 1

    Tema : SIMETRIA COMPLEMENTARIAIntegrantes :

    -

    -

    -

    -

    e!"a #e e$%er&mento :martes 22 de setiembre del 2015

    2015-III

  • 7/25/2019 Lab. Analogica II

    2/12

    SIMETRIA COMPLEMENTARIA

    Se denomina transistores complementarios a un par de transistores tipo PNP yNPN cuyas caractersticas de ganancia, potencia, etc., sean iguales o muysimilares.

    Estos transistores pueden conectarse en serie siempre que se respete el sentidode conduccin de cada uno de ellos. En la misma figura se observa que el colectordel transistor NPN est conectado al potencial positivo de la fuente dealimentacin mientras que el colector del transistor PNP est conectado alpotencial negativo (masa de la misma.

    Esta disposicin permite reali!ar un amplificador clase " de un modo sencillo.

    Prepolarizacin de base

    El diodo base#emisor de los transistores reales presenta una fuerte alinealidad alcomien!o de la conduccin. $plicando tensiones peque%as el diodo prcticamenteno conduce. &eci'n comien!a a acerlo cuando se supera un cierto valor ()"*

    que es de + m) en los transistores de germanio y de - m) en los de silicio(fig.

    /ebido a esto e0iste una !ona alrededor del e1e cero de la se%al en la cualninguno de los dos transistores conduce, lo que acarrea una deformacinconocida comodistorsin por cruce

  • 7/25/2019 Lab. Analogica II

    3/12

    Se evita esta distorsin superponiendo a la se%al que recibe cada transistor, una

    peque%a tensin positiva del mismo orden que )"*.

    2a etapa de salida acompa%ada de un transistor que act3a como e0citador, fi1ando

    simultneamente las tensiones de polari!acin requeridas.

    2a corriente de colector 4c del transistor 5&6 produce las cadas de tensin

    indicadas. 7n aumento de &p ace que la tensin de prepolari!acin de las bases

    sea mayor y por lo tanto ambos transistores conducirn ms, aun estando sin

    se%al. 2o contrario ocurre si &p es de un valor menor.

    Por este camino puede reducirse el efecto de las variaciones de temperatura

    sobre el comportamiento de los transistores de salida.

    Si se coloca un resistor N58 en paralelo con &p, los aumentos de temperaturaque tienden a acer aumentar la corriente de reposo de los transistores actuartambi'n disminuyendo el valor de la resistencia de polari!acin, aciendo queambos efectos se neutralicen. Esto se me1ora a3n ms agregando resistores de

    valor peque%o en serie con los emisores, como se ace para polari!ar las etapasde audio de ba1o nivel.

    CIRCUITO BASICO DE DISEO

  • 7/25/2019 Lab. Analogica II

    4/12

    PROCEDIEMIENTO:

    1. Ensamble el siguiente circuito:

    Verifque las coneiones !e las tensiones DC a"lica!os al am"lifca!or

    o"eracional# antes !e encen!er el circuito.

    Me!iciones en DC : V$%&

  • 7/25/2019 Lab. Analogica II

    5/12

    Poner: Vg % &Mi!a la tensi'n en el "unto E res"ecto a tierra:

  • 7/25/2019 Lab. Analogica II

    6/12

    VE % &.&&(m)

    Mi!a la tensi'n en el "unto * res"ecto a tierra:

    V* % &.&+1m)

    Mi!a la tensi'n en el "in , !el (+1:

    V, % &.&1- m)

    Mi!a la tensi'n en el "in !el (+1:

  • 7/25/2019 Lab. Analogica II

    7/12

    V % .......................

  • 7/25/2019 Lab. Analogica II

    8/12

    /.0 Desconecte el resistor R+# !e 1& 2# !el "unto E 3 conectelo al "unto *

    Re!u4ca Vg "ara obtener en la sali!a Voltios "ico

    Reconectan!o R+ a *# "ara obtener en la sali!a V "ico

  • 7/25/2019 Lab. Analogica II

    9/12

    5uego !el 6ltimo circuito:

    Canal 7: 8orma !e on!a en la sali!a

    Canal *: 8orma !e on!a en el "unto *

  • 7/25/2019 Lab. Analogica II

    10/12

    PREGUNTAS:

    .# 9aga una tabla comparando los valores tericos con los valores

    e0perimentales.

    VALORES EN DC

  • 7/25/2019 Lab. Analogica II

    11/12

    )E &.&&(m)

    )" &.&+1m)

    )+

    )6

    MAXIMA EXCURSION SIMETRICA

    VG SALIDA

    )P# P +.: )&;S -.6

    )P .+6 )P#P ? @ +@ ?@ @ +@ 6@ ?@ -@

    @)salida()pico

    +.# APor qu' la tensin pico de salida no llega a ser igual a la tensin de la fuenteB

    Porque siempre ay una p'rdida de tensin por parte de las resistencias, y la

    distorsin de cruce debido a los transistores.

    6.# APor qu' las tensiones en los pines + y 6 del operacional tienden a ser

    igualesB

    Porque en el funcionamiento del operacional entre esos pines la corriente tiende acero, pero a la ves es como un cortocircuito imaginario, usado para obtener una

    ganancia

    C.# APor qu' la tensin de se%al de salida est en fase con la entradaB

  • 7/25/2019 Lab. Analogica II

    12/12

    Por la misma caracterstica del amplificador clase ", que consiste en + transistores

    que tiene polaridades inversas pero con caractersticas similares, que al recibir +

    e0citaciones desfasadas una con otra, se obtiene una se%al completa

    ?.# 9aga el grfico de la respuesta en frecuencia de la ganancia y e0plique por qu'

    tiene la forma medidaB