pll_ phase-locket loops _ _ s . s

9
10/23/2014 PLL? Phase-locket loops | * S . S . E * http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 1/9 * S . S . E * FORUM/JUAL BELI. V * S . S . E * SEK4W4N SERVIS ELECTRONIC * S . S . E * OTOMOTIF PENDINGIN DUNIA GADGET Rumah, AC mobil dan Mesin Cuci. * Alamat: Taraman Sidoharjo Sragen * PLL? Phase-locket loops DIPOSKAN OLEH SEKAWAN SERVIS ON 0 KOMENTAR PLL singkatan dari 'Phase-Locked Loop' dan pada dasarnya frekuensi loop tertutup sistem kontrol, yang berfungsi berdasarkan deteksi fase sensitif perbedaan fasa antara sinyal input dan output dari osilator dikendalikan (CO). Anda akan menemukan formula atau matematika kompleks lainnya dalam tutorial ini. Saya memutuskan untuk tetap sederhana. Fase Dikunci metode Loop sintesis frekuensi sekarang adalah metode yang paling umum digunakan menghasilkan osilasi frekuensi tinggi dalam peralatan komunikasi modern. Tidak akan ada receiver Radio Amatir atau komersial dari setiap hari bernilai yang tidak mempekerjakan setidaknya satu jika tidak beberapa sistem terkunci fase loop, untuk menghasilkan osilasi frekuensi tinggi yang stabil. sirkuit PLL sekarang sering digunakan untuk demodulasi sinyal FM, membuat usang Foster- Seerly dan detektor radio tahun-tahun awal. Aplikasi lain untuk sirkit PLL meliputi demodulasi AM, Decoder FSK, decoder dua nada dan kontrol kecepatan motor. Teknik PLL memiliki, mengejutkan, sudah ada untuk waktu yang lama. Pada tahun 1930-an penerima superheterodyne di hayday (dan itu masih terjadi hari ini kuat), namun upaya dilakukan untuk menyederhanakan jumlah tahap tuned di superheterodyne tersebut. Tapi, sebelum kita melangkah lebih jauh dan ke dalam setiap detail, pertama sedikit sejarah Loop Fase-Dikunci dan sebelum itu dengan superheterodyne tersebut. Tapi, sebelum kita melangkah lebih jauh dan ke dalam setiap detail, pertama sedikit sejarah Loop Fase-Dikunci dan sebelum itu dengan superheterodyne tersebut. Pada tahun 1930-an, penerima superheterodyne adalah raja.Edwin Howard Armstrong secara luas dianggap sebagai salah satu kontributor utama untuk bidang elektronik radio. Diantara sumbangan utamanya adalah sirkuit umpan balik regeneratif, penerima radio superheterodyne, dan sistem radio frekuensi-modulasi penyiaran. Ia menggantikan disetel frekuensi radio penerima TRF juga diciptakan oleh Armstrong pada tahun 1918. Ia dilantik menjadi Penemu Nasional Hall of Fame pada tahun 1980.Armstrong lahir pada tanggal 18 Desember 1890, di New York City, di mana ia menghabiskan sebagian besar karir profesionalnya. Ia lulus dengan gelar di bidang teknik listrik dari Universitas Columbia pada tahun 1913, dan mengamati fenomena umpan balik regeneratif di sirkuit-tabung vakum sementara masih sarjana. Di Columbia, ia datang di bawah pengaruh-profesor penemu legendaris, Michael I. Pupin, yang menjabat sebagai model peran bagi Armstrong dan menjadi promotor efektif penemu muda. Pada tahun 1915 Armstrong disajikan sebuah makalah yang berpengaruh pada amplifier regeneratif dan osilator ke IRE. Selanjutnya, umpan balik regeneratif adalah dimasukkan ke dalam ilmu teknik komprehensif yang dikembangkan oleh Harold Black, Harry Nyquist, Hendrik Bode, dan lain-lain pada periode antara 1915 dan 1940. Armstrong dikandung prinsip radio penerima superheterodyne pada tahun 1918, sementara melayani di Angkatan Darat Signal Corps di Perancis. Ia memainkan peran kunci dalam komersialisasi penemuan selama tahun 1920-an. Radio Corporation of America (RCA) yang digunakan paten superheterodyne untuk memonopoli pasar untuk jenis penerima sampai 1930. superheterodyne akhirnya diperpanjang domainnya jauh melampaui penerima siaran komersial dan, misalnya, terbukti ideal untuk penerima radar microwave dikembangkan selama Perang Dunia II. Namun, karena jumlah tahap tuned di superheterodyne, metode sederhana itu yang diinginkan. Pada tahun 1932, sebuah tim ilmuwan Inggris bereksperimen dengan metode untuk melampaui superheterodyne tersebut. Receiver jenis baru, yang disebut homodyne dan kemudian berganti nama menjadi synchrodyne, pertama terdiri dari osilator lokal, mixer, dan audio amplifier. Bila sinyal input dan osilator lokal dicampur pada tahap yang sama dan frekuensi, output audio merupakan representasi yang tepat dari carrier dimodulasi. Tes awal yang menggembirakan, namun penerimaan sinkron setelah jangka waktu tertentu menjadi sulit karena sedikit drift frekuensi osilator lokal. Untuk mengatasi ini drift frekuensi, frekuensi osilator lokal dibandingkan dengan masukan oleh detektor fasa sehingga tegangan koreksi akan dihasilkan dan makan kembali ke osilator lokal, sehingga menjaganya agar tetap pada frekuensi. Teknik ini telah bekerja untuk sistem servo elektronik, jadi mengapa tidak akan bekerja dengan osilator? Jenis rangkaian umpan balik mulai evolusi dari Fase-Locked Loop. Sebagai soal fakta, pada tahun 1932 seorang ilmuwan di Perancis dengan nama H.de Bellescise, sudah menulis subjek pada temuan PLL disebut "La Penerimaan Synchrone", diterbitkan pada Onde Electrique, volume 11. Saya kira dia tidak memiliki dana atau tidak tahu bagaimana menerapkan temuannya.Dalam kedua kasus itu adalah keyakinan pribadi saya bahwa tim ilmuwan Inggris dikembangkan lebih lanjut pada temuan Bellescise. Tidak ada masalah, barang bagus. Itu sebabnya kertas seperti Bellescise yang ada untuk. WEBSITE 4servis / degleng Web ctronic blogspot.com SEKAWAN SERVIS ELECTRONIC ► 2014 (9) ► 2013 (83) ► 2012 (148) ► 2011 (469) ▼ 2010 (84) ► Desember (27) ▼ November (55) Stereo Encoder for FM broadcasting Level indicator with 10 LED & osilator pll Rangkaian Pemancar TV Sederhana Pemancar Relay TV UHF Live Video Mixer pemancar tv PLL? Phase-locket loops PLL Transmitter with LCD 8W & Stereo skema pll tsa5511 penel + wot 100w rf power amplifier Power fm fet dan dekoder Puisi cinta Pantun Jawa Lucu Puisi Cinta Tentang Kesetiaan Cinta Tanpa Kata-kata, ? kata kata romantis robot cangih seting manual tv sharp Koneksi kabel VGA KODE SERVIS REMOT TV SEGALA MEREK data power STK Cara Memasang Infus Printer Canon IP1980 Kal ... Cara riset printer epson T11, T10, T20, S20 Manual... Tv Polytron Setting Manuals

Upload: idham-nuryadi

Post on 26-Dec-2015

33 views

Category:

Documents


0 download

DESCRIPTION

PLL

TRANSCRIPT

Page 1: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 1/9

* S . S . E * FORUM/JUAL BELI. V

* S . S . E *SEK4W4N SERVIS ELECTRONIC

* S . S . E * OTOMOTIF PENDINGIN DUNIA GADGET

SERVIS:TV,COMPUTER,DVC,Ampli fier dll. * Spesialis Kulkas,AC Rumah, AC mobil dan Mesin Cuci. * Alamat: Taraman Sidoharjo Sragen *

PLL? Phase-locket loopsDIPOSKAN OLEH SEKAWAN SERVIS ON 0 KOMENTAR

PLL singkatan dari 'Phase-Locked Loop' dan pada dasarnya frekuensi loop tertutup sistemkontrol, yang berfungsi berdasarkan deteksi fase sensitif perbedaan fasa antara sinyal input danoutput dari osilator dikendalikan (CO). Anda akan menemukan formula atau matematikakompleks lainnya dalam tutorial ini. Saya memutuskan untuk tetap sederhana.Fase Dikunci metode Loop sintesis frekuensi sekarang adalah metode yang paling umumdigunakan menghasilkan osilasi frekuensi tinggi dalam peralatan komunikasi modern. Tidakakan ada receiver Radio Amatir atau komersial dari setiap hari bernilai yang tidakmempekerjakan setidaknya satu jika tidak beberapa sistem terkunci fase loop, untukmenghasilkan osilasi frekuensi tinggi yang stabil.

sirkuit PLL sekarang sering digunakan untuk demodulasi sinyal FM, membuat usang Foster-Seerly dan detektor radio tahun-tahun awal. Aplikasi lain untuk sirkit PLL meliputi demodulasiAM, Decoder FSK, decoder dua nada dan kontrol kecepatan motor.

Teknik PLL memiliki, mengejutkan, sudah ada untuk waktu yang lama. Pada tahun 1930-anpenerima superheterodyne di hayday (dan itu masih terjadi hari ini kuat), namun upaya dilakukanuntuk menyederhanakan jumlah tahap tuned di superheterodyne tersebut.

Tapi, sebelum kita melangkah lebih jauh dan ke dalam setiap detail, pertama sedikit sejarahLoop Fase-Dikunci dan sebelum itu dengan superheterodyne tersebut. Tapi, sebelum kita melangkah lebih jauh dan ke dalam setiap detail, pertama sedikit sejarahLoop Fase-Dikunci dan sebelum itu dengan superheterodyne tersebut.Pada tahun 1930-an, penerima superheterodyne adalah raja.Edwin Howard Armstrong secaraluas dianggap sebagai salah satu kontributor utama untuk bidang elektronik radio. Diantarasumbangan utamanya adalah sirkuit umpan balik regeneratif, penerima radio superheterodyne,dan sistem radio frekuensi-modulasi penyiaran. Ia menggantikan disetel frekuensi radiopenerima TRF juga diciptakan oleh Armstrong pada tahun 1918. Ia dilantik menjadi PenemuNasional Hall of Fame pada tahun 1980.Armstrong lahir pada tanggal 18 Desember 1890, diNew York City, di mana ia menghabiskan sebagian besar karir profesionalnya. Ia lulus dengangelar di bidang teknik listrik dari Universitas Columbia pada tahun 1913, dan mengamatifenomena umpan balik regeneratif di sirkuit-tabung vakum sementara masih sarjana. DiColumbia, ia datang di bawah pengaruh-profesor penemu legendaris, Michael I. Pupin, yangmenjabat sebagai model peran bagi Armstrong dan menjadi promotor efektif penemumuda. Pada tahun 1915 Armstrong disajikan sebuah makalah yang berpengaruh pada amplifierregeneratif dan osilator ke IRE. Selanjutnya, umpan balik regeneratif adalah dimasukkan kedalam ilmu teknik komprehensif yang dikembangkan oleh Harold Black, Harry Nyquist, HendrikBode, dan lain-lain pada periode antara 1915 dan 1940.Armstrong dikandung prinsip radio penerima superheterodyne pada tahun 1918, sementaramelayani di Angkatan Darat Signal Corps di Perancis. Ia memainkan peran kunci dalamkomersialisasi penemuan selama tahun 1920-an. Radio Corporation of America (RCA) yangdigunakan paten superheterodyne untuk memonopoli pasar untuk jenis penerima sampai1930. superheterodyne akhirnya diperpanjang domainnya jauh melampaui penerima siarankomersial dan, misalnya, terbukti ideal untuk penerima radar microwave dikembangkan selamaPerang Dunia II.Namun, karena jumlah tahap tuned di superheterodyne, metode sederhana itu yangdiinginkan. Pada tahun 1932, sebuah tim ilmuwan Inggris bereksperimen dengan metode untukmelampaui superheterodyne tersebut. Receiver jenis baru, yang disebut homodyne dankemudian berganti nama menjadi synchrodyne, pertama terdiri dari osilator lokal, mixer, danaudio amplifier. Bila sinyal input dan osilator lokal dicampur pada tahap yang sama danfrekuensi, output audio merupakan representasi yang tepat dari carrier dimodulasi. Tes awalyang menggembirakan, namun penerimaan sinkron setelah jangka waktu tertentu menjadi sulitkarena sedikit drift frekuensi osilator lokal. Untuk mengatasi ini drift frekuensi, frekuensi osilatorlokal dibandingkan dengan masukan oleh detektor fasa sehingga tegangan koreksi akandihasilkan dan makan kembali ke osilator lokal, sehingga menjaganya agar tetap padafrekuensi. Teknik ini telah bekerja untuk sistem servo elektronik, jadi mengapa tidak akanbekerja dengan osilator? Jenis rangkaian umpan balik mulai evolusi dari Fase-Locked Loop.Sebagai soal fakta, pada tahun 1932 seorang ilmuwan di Perancis dengan nama H.deBellescise, sudah menulis subjek pada temuan PLL disebut "La Penerimaan Synchrone",diterbitkan pada Onde Electrique, volume 11. Saya kira dia tidak memiliki dana atau tidak tahubagaimana menerapkan temuannya.Dalam kedua kasus itu adalah keyakinan pribadi sayabahwa tim ilmuwan Inggris dikembangkan lebih lanjut pada temuan Bellescise. Tidak adamasalah, barang bagus. Itu sebabnya kertas seperti Bellescise yang ada untuk.

WEBSITE4servis / degleng

Web

Selamat Datang di Rumah kami Sekawan Servis Electronic blogspot.com

SEKAWAN SERVIS ELECTRONIC

► 2014 (9)

► 2013 (83)

► 2012 (148)

► 2011 (469)

▼ 2010 (84)

► Desember (27)

▼ November (55)

Stereo Encoder for FM broadcasting

Level indicator with 10 LED & osilator pll

Rangkaian Pemancar TV Sederhana

Pemancar Relay TV UHF

Live Video Mixer pemancar tv

PLL? Phase-locket loops

PLL Transmitter with LCD 8W & Stereo

skema pll tsa5511

penel + wot

100w rf power amplifier

Power fm fet dan dekoder

Puisi cinta

Pantun Jawa Lucu

Puisi Cinta Tentang Kesetiaan

Cinta Tanpa Kata-kata, ?

kata kata romantis

robot cangih

seting manual tv sharp

Koneksi kabel VGA

KODE SERVIS REMOT TV SEGALA MEREK

data power STK

Cara Memasang Infus Printer Canon IP1980 Kali...

Cara riset printer epson T11, T10, T20, S20Manual...

Tv Polytron Setting Manuals

Page 2: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 2/9

Meskipun homodyne, sinkron atau penerima lebih unggul dengan metode superheterodyne,biaya sirkuit-fase loop terkunci melebihi keuntungan. Karena biaya terlalu tinggi meluasnyapenggunaan prinsip ini tidak dimulai sampai perkembangan sirkuit terpadu monolitik danpenggabungan sirkuit lengkap bertahap-lock loop di IC paket murah - maka hal-hal mulaiterjadi.Pada tahun 1940-an, penggunaan luas pertama loop fasa-terkunci berada di sinkronisasiosilator sweep horizontal dan vertikal dalam penerima televisi untuk pulsa sinkronisasiditransmisikan. sirkuit tersebut membawa nama "Sinkronisasi-Lock" dan "Sinkronisasi-Guide." Sejak saat itu, prinsip elektronik loop fasa-terkunci telah diperpanjang sampai denganaplikasi lain. Sebagai contoh, data telemetri radio dari satelit yang digunakan sempit-band,fasa-terkunci penerima sinyal loop untuk memulihkan tingkat rendah di hadapankebisingan. Aplikasi lain sekarang mencakup demodulasi AM dan FM, Decoder FSK, kontrolkecepatan motor, Touch-Tone ® Decoder, isolator analog cahaya-coupled, Robotika, danKontrol Radio pemancar dan penerima. Saat ini teknologi masyarakat didorong kami akan bisakehilangan tanpa teknik ini, sel kami telepon dan satelit tv akan menjadi tidak berguna, baik,sebenarnya mereka tidak akan ada.

The PLL adalah sebuah blok bangunan yang sangat menarik dan bermanfaat tersedia sebagaisirkuit terintegrasi tunggal dari beberapa produsen terkenal. Ini berisi detektor fasa, amplifier,dan VCO, lihat Gb. 1 dan merupakan perpaduan antara teknik digital dan analog semua dalamsatu paket. Salah satu dari banyak aplikasi dan fitur adalah nada-decoding.Ada beberapa tradisional keengganan untuk menggunakan PLL's, sebagian karenakompleksitas rangkaian PLL diskrit dan sebagian lagi karena merasa bahwa mereka tidakdapat diandalkan untuk bekerja andal. Dengan murah dan mudah digunakan untuk-PLLsekarang banyak tersedia di mana-mana, bahwa penghalang pertama penerimaan telahlenyap. Dan dengan desain yang tepat dan aplikasi konservatif, PLL adalah sebagai elemenrangkaian diandalkan sebagai op-amp atau flip-flop.

Gambar. 2 menunjukkan konfigurasi klasik. Detektor fasa adalah perangkat yangmembandingkan dua frekuensi input, menghasilkan output yang merupakan ukuran perbedaanfasa mereka (jika, misalnya, mereka berbeda dalam frekuensi, memberikan output berkalapada perbedaan frekuensi). Jika FIN tidak fVCO sama, sinyal fase-error, setelah disaring dandiperkuat, menyebabkan frekuensi VCO menyimpang ke arah sirip. Jika kondisi benar, VCOcepat akan "kunci" untuk FIN menjaga hubungan tetap dengan sinyal input.

Pada saat itu output disaring dari detektor fasa sinyal dc, dan masukan kontrol ke VCO adalahukuran dari frekuensi input, dengan aplikasi yang jelas untuk nada decoding (digunakan dalamtransmisi digital melalui saluran telepon) dan deteksi FM. Output VCO adalah frekuensi lokalyang dihasilkan sebesar FIN, sehingga memberikan replika bersih FIN, yang mungkin itu sendiriberisik. Karena output VCO bisa menjadi gelombang segitiga, gelombang sinus, atau apapun,ini menyediakan metode yang bagus menghasilkan gelombang sinus, mengatakan, dikunciuntuk sebuah kereta pulsa. Dalam salah satu aplikasi yang paling umum PLLs, counter modulo-ndihubungkan antara output VCO dan detektor fasa, sehingga menghasilkan kelipatan darifrekuensi masukan FIN referensi. Ini merupakan metode yang ideal untuk menghasilkan pulsaclocking di kelipatan dari frekuensi daya-line untuk mengintegrasikan A / konverter D (dual-lereng, biaya-balancing), dalam rangka untuk memiliki penolakan yang tak terbatas darigangguan pada frekuensi daya-line dan perusahaanharmonisa. Hal ini juga menyediakan teknikdasar synthesizer frekuensi.Sebuah Tegangan dasar Controlled Oscillator (VCO) dapat dilihat pada Gambar. 3. Hal ini

Mengenal Jenis-jenis Box Subwoofer

modifikasi audio mobil

kumpulan sepeker

Rabb yang Tidak Pernah Zalim -= Cinta Alloh &R...

< KISAH UWAIS AL-QARANI > ; Mutiara Hidup -Kis...

Cara Membuat Body Dari Fiberglass

Stereo Encoder

Audio Mixer mak nyossssssss

PLL LCD

Skema PLL FM LCD

Skutik Trike Buat Penyandang Cacat

BA1404 HI-FI Stereo FM Transmitter 88 - 108 MHz

mengenal peralatan pemancar fm

RF & electronic

skema pll fm radio

PLL fm transmitter 88-108MHz. LMX3206 –PIC16F870...

Pengetahuan Kristal

Oscillator Crystal

Osilator kristal dan penerima

Detektor Fasa

contoh rangkaian modulator suara untuk siaranTV

Translasi Frekuensi

Cara Kerja Pemancar TV

PLL sebagai Modulator FM

Konsep Penggeseran Frekuensi

PLL (Phase Locked Loop) / prinsip kerja PLL

Mencegah Transistor Power Short .

Alat Copy memory(eeprom) TV,MONITOR,DVD

Tv Samsung CS21T20MQ gambar menyempitkanan kiri

TV LG Pearl Black Type 29FU3RL Cacat RasterAdapun...

TV polytron 29" gambar mlengkung

► Oktober (2)

FOLLOWERS

Join this sitew ith Google Friend Connect

Members (79) More »

Already a member? Sign in

Page 3: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 3/9

menunjukkan dasar osilator dikendalikan oleh tegangan yang frekuensi osilasi ditentukan olehL1, C2, dan D2. D2 adalah varactor disebut atau varicap. Paling umum dioda akan berperilakusebagai varicap ketika bias terbalik, tetapi mereka harus dioperasikan

di bawah parameter rincian persimpangan.Dengan bias reverse, dioda ini akan bertindak sebagai zona, deplesi kapasitor yang membentuk sifatdielektrik. Mengubah jumlah bias reverse dalam batas breakdown diode, akan mengubah lebar zona deplesi danbervariasi sehingga kapasitansi efektif disajikan oleh dioda. Hal ini pada gilirannya perubahan resonancy frekuensidari rangkaian osilator.Tapi bagaimana hal ini membantu kita? Setelah semua, VCO tidak stabil. Setiap variasi tegangan sedikit di sirkuitakan menyebabkan pergeseran dalam frekuensi. Jika ada beberapa cara kita bisa menggabungkan fleksibilitas dariVCO dengan stabilitas dari osilator kristal, kita akan memiliki sistem frekuensi sintesis yang ideal.

Bagaimana jika kita makan output dari VCO dan Crystal Oscillator menjadi detektorfasa? Apakah Detector Tahap? (Lihat Gambar 4.). Hal ini mirip dengan detektor diskriminatoratau rasio yang digunakan dalam demodulasi frekuensi atau bisa juga perangkat digital, sepertigerbang sebuah 'ATAU Eksklusif'.Jika dua sinyal yang dimasukkan ke dalam detektor fasa, yang setara dalam fasa dan frekuensi,tidak akan ada output dari detektor. Namun, jika sinyal tersebut tidak dalam fase dan frekuensi,perbedaan tersebut dikonversi menjadi sinyal keluaran DC. Semakin besar frekuensi / fasaperbedaan dalam dua sinyal, semakin besar tegangan output.

Lihatlah Gambar. 4. VCO dan Crystal Oscillator output digabungkan dengan detektor fasa danperbedaan akan menghasilkan output tegangan DC. Misalkan tegangan DC ini diumpankankembali ke tegangan Control Oscillator sedemikian rupa sehingga mendorong output dari VCOterhadap frekuensi Oscillator Crystal - akhirnya VCO akan LOCK ke frekuensi osilatorkristal. Fenomena ini disebut sebagai Tahap Locked Loop dalam bentuk yang palingdasar. Hanya bagian dari output VCO perlu dikirim ke detektor fasa. Sisanya dapat menjadioutput digunakan.

Tapi tunggu sebentar, VCO terkunci ke osilator kristal dan karena itu bersikap seolah-olah ituadalah osilator frekuensi tetap. Ini memberikan kita stabilitas osilator kristal, tetapi kehilanganfleksibilitas kami bertujuan untuk. Kita mungkin sama saja menggunakan osilator kristal sendiriuntuk semua yang baik pengaturan ini telah dilakukan untuk kita. Ini tentu tidak muncul seolah-olah kita telah mencapai apa-apa.

Mari kita menyelidiki bagaimana kita dapat memecahkan masalah ini. Misalkan frekuensi kristalkami adalah 10 MHz, tapi kami ingin VCO untuk beroperasi pada 20 MHz. Detektor fasa tentusaja akan mendeteksi perbedaan frekuensi dan tarik VCO turun ke 10 MHz, tetapi bagaimanajika kita bisa menipu detektor fasa berpikir VCO benar-benar hanya beroperasi pada 10 MHz,ketika pada kenyataannya beroperasi pada 20 MHz. Lihatlah Gambar. 5.Misalkan, misalnyapada Gambar. 4 kita menggunakan-bagi dengan empat bukan-membagi oleh-dua. Kemudian,di LOCK, VCO akan berosilasi pada 40 MHz masih belum stabil seperti frekuensi referensikristal.

Ada osilator yang akan beroperasi atas berbagai macam frekuensi. Variabel FrekuensiOscillators (VFO) yang dibuat untuk mengubah frekuensi dengan mengubah nilai salah satusirkuit yang menentukan frekuensi. Sebuah VCI adalah satu di mana komponen ini dibuat untukmengubah secara elektronik.

PLL KomponenFase Detector: Mari kita lihat di detektor fasa dasar. Sebenarnya ada dua tipedasar, kadang-kadang disebut sebagai Tipe I dan Tipe II. Jenis Saya detektor fasa dirancang

Page 4: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 4/9

untuk didorong oleh sinyal analog atau digital sinyal gelombang persegi, sedangkan tipe IIdetektor fasa didorong oleh transisi digital (pinggiran).Mereka ditandai oleh yang paling umumdigunakan 565 (linear Tipe I) dan CMOS 4046, yang berisi Tipe I dan Tipe II.Detektor fasa yangpaling sederhana adalah Tipe I (digital), yang hanya sebuah gerbang Exclusive-OR (lihatGambar 5a..). Dengan low-pass filter, grafik tegangan output versus beda fase adalah sebagaiditunjukkan, untuk gelombang persegi masukan-50%-siklus kerja. Jenis I (linear) detektor fasamemiliki karakter yang sama keluaran-tegangan-versus-fase, meskipun sirkuit internalsebenarnya adalah "pengganda empat kuadran", juga dikenal sebagai "mixerseimbang". Sangat detektor fasa linear jenis ini

Todays insinyur menghadapi tantangan konstan dalam desain sirkuit PLL karena tingkatkebisingan fasa dan sifat dasar dari sinyal noise floor, terutama dalam desain jaringan radio dannirkabel.Baru-baru ini, kecepatan switching dari PLL's telah menjadi parameter kritis dalam desaintodays dari synthesizer, dan terutama untuk jaringan modern kami seperti teknologi 3G, WLAN,WCDMA, dan Bluetooth. Kecepatan switching yang muncul sebagai persyaratan menantanguntuk loop tunggal, desain PLL chip tunggal. Kecepatan terutama fungsi dari bandwidth loop,tetapi dalam banyak kasus lebar band loop tidak bisa terlalu luas karena pertimbangan phasenoise. teknik Speed-up telah dirancang untuk meningkatkan waktu transien PLL, tetapikebanyakan dari mereka memiliki efisiensi terbatas.Selain itu, teknik speed-up akan harus ditingkatkan. Untuk WCDMA dan pasar 3G (dan lain-lainmuncul) tujuan yang wajar adalah 100 untuk 150ms untuk dF = 60Mhz wisata dan konvergensiuntuk df = 250Hz. Salah satu solusi industri mungkin akan mengadopsi di masa mendatangadalah penggunaan yang sangat kompleks Delta arsitektur PLL Sigma pecahan, yangmemungkinkan frekuensi referensi tinggi dan bandwidth lebar loop, tetap menjaga resolusi dansuara profil fase baik (divisi rendah). Teknik ini sudah dilaksanakan hari ini.

Sekali lagi, saya bisa menunjukkan banyak formula dan segala macam persamaan rumit tapi ituakan mengalahkan "mudah dibaca" sifat tutorial saya, termasuk yang satu ini, jadi sayamenyampaikan itu dan meninggalkan matematika kepada orang lain.

Detektor fasa II tipe sensitif hanya dengan waktu relatif tepi antara sinyal dan input VCO,seperti ditunjukkan pada Gambar. 6 .. Rangkaian komparator fase menghasilkan baikmemimpin atau lag pulsa output, tergantung pada apakah transisi output VCO terjadi sebelumatau setelah transisi dari sinyal referensi, masing-masing. Lebar pulsa ini adalah sama denganwaktu antara tepi masing-masing. Sirkuit output maka baik sink atau sumber saat ini (masing-masing) selama tahun-pulsa dan dinyatakan terbuka-hubung, menghasilkan rata-rata keluaran-tegangan-versus perbedaan-fase seperti itu pada Gambar. 7. Ini benar-benar independen dariduty cycle dari sinyal input, tidak seperti situasi dengan tipe saya komparator fasa dibahassebelumnya. Fitur lain yang bagus dari detektor fasa adalah fakta bahwa pulsa output hilangsepenuhnya ketika dua sinyal di kunci. Ini berarti bahwa tidak ada "riak" hadir pada keluaranuntuk menghasilkan modulasi fase periodik dalam loop, karena ada dengan tipe I detektorfasa.Juga, ada perbedaan tambahan antara kedua detektor fasa macam. Detektor saya ketikselalu menghasilkan gelombang output, yang kemudian harus disaring oleh loop filter. Jadi,dalam PLL dengan tipe I fase detektor, bertindak loop filter sebagai low-pass filter, smoothingini ayunan-penuh logika-output sinyal. Akan selalu ada riak residu, dan konsekuen variasi faseperiodik, sedemikian loop. Di sirkuit mana terkunci fase-loop digunakan untuk perkalianfrekuensi atau sintesis, ini menambahkan "sidebands fase-modulasi" untuk sinyaloutput.Sebaliknya, fase II detektor jenis pulsa menghasilkan output hanya jika ada kesalahanfase antara referensi dan sinyal VCO. Karena keluaran detektor fasa dinyatakan terlihat sepertirangkaian terbuka, loop filter kapasitor kemudian bertindak sebagai perangkat penyimpanantegangan, memegang tegangan yang memberikan frekuensi VCO yang tepat. Jika sinyalreferensi bergerak jauh di frekuensi, detektor fasa menghasilkan kereta api pulsa pendek,pengisian (atau pemakaian) kapasitor untuk tegangan baru yang dibutuhkan untukmenempatkan VCO kembali ke kunci.

Detektor fasa II tipe sensitif hanya dengan waktu relatif tepi antara sinyal dan input VCO, sepertiditunjukkan pada Gambar. 6 ..Rangkaian komparator fase menghasilkan baik memimpin ataulag pulsa output, tergantung pada apakah transisi output VCO terjadi sebelum atau setelahtransisi dari sinyal referensi, masing-masing. Lebar pulsa ini adalah sama dengan waktu antaratepi masing-masing. Sirkuit output maka baik sink atau sumber saat ini (masing-masing)selama tahun-pulsa dan dinyatakan terbuka-hubung, menghasilkan rata-rata keluaran-tegangan-

Page 5: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 5/9

versus perbedaan-fase seperti itu pada Gambar. 7. Ini benar-benar independen dari duty cycledari sinyal input, tidak seperti situasi dengan tipe saya komparator fasa dibahassebelumnya. Fitur lain yang bagus dari detektor fasa adalah fakta bahwa pulsa output hilangsepenuhnya ketika dua sinyal di kunci. Ini berarti bahwa tidak ada "riak" hadir pada keluaranuntuk menghasilkan modulasi fase periodik dalam loop, karena ada dengan tipe I detektorfasa.Juga, ada perbedaan tambahan antara kedua detektor fasa macam. Detektor saya ketikselalu menghasilkan gelombang output, yang kemudian harus disaring oleh loop filter. Jadi,dalam PLL dengan tipe I fase detektor, bertindak loop filter sebagai low-pass filter, smoothingini ayunan-penuh logika-output sinyal. Akan selalu ada riak residu, dan konsekuen variasi faseperiodik, sedemikian loop. Di sirkuit mana terkunci fase-loop digunakan untuk perkalianfrekuensi atau sintesis, ini menambahkan "sidebands fase-modulasi" untuk sinyal output.Sebaliknya, fase II detektor jenis pulsa menghasilkan output hanya jika ada kesalahan faseantara referensi dan sinyal VCO. Karena keluaran detektor fasa dinyatakan terlihat sepertirangkaian terbuka, loop filter kapasitor kemudian bertindak sebagai perangkat penyimpanantegangan, memegang tegangan yang memberikan frekuensi VCO yang tepat. Jika sinyalreferensi bergerak jauh di frekuensi, detektor fasa menghasilkan kereta api pulsa pendek,pengisian (atau pemakaian) kapasitor untuk tegangan baru yang dibutuhkan untukmenempatkan VCO kembali ke kunci.

Orde kedua PLL, berfungsi sebagai dasar untuk semua desain dan teknologi PLLsynthesizer. Kebanyakan PLL desain, terutama untuk synthesizer dimana loop urutan ketiga dankeempat yang umum, menggunakan terminologi yang berbeda, dan membahas tentang gainloop terbuka dan fase.

Untuk nama beberapa perangkat PLL dari berbagai produsen:NE560 untuk NE567 (Signetics),MC4046 COS / MOS (Motorola), LM565 (Nasional), NTE989 (Electronics NTE).

Fitur Umum: LM565 adalah tujuan umum Fase-Locked Loop IC berisi, osilator stabil yang sangat linearterkontrol tegangan (VCO) untuk demodulasi FM distorsi rendah, dan detektor fasa gandaseimbang dengan penekanan pembawa baik. Frekuensi VCO diatur dengan resistor eksternaldan kapasitor, dan berbagai tuning 10:01 dapat diperoleh dengan kapasitor yangsama.Karakteristik dari sistem lup tertutup - bandwidth, kecepatan respon, menangkap danmenarik dalam jangkauan - dapat disesuaikan melalui berbagai dengan resistor dan kapasitoreksternal. loop mungkin rusak antara VCO dan detektor fase untuk pemasangan pembagifrekuensi digital untuk mendapatkan perkalian frekuensi.Sebuah Fase-Locked Loop pada dasarnya memiliki tiga negara: 1. Free-berjalan. 2. Capture. 3. Tahap-lock.

Kisaran atas mana sistem loop akan mengikuti perubahan frekuensi input disebut rentangkunci. Di sisi lain, rentang frekuensi yang loop memperoleh fase-kunci adalah kisaran capture,dan tidak pernah lebih besar dari rentang kunci.A low-pass filter digunakan untuk mengontrolkarakteristik dinamik dari loop fasa-terkunci. Jika perbedaan antara input dan frekuensi VCOsecara signifikan besar, sinyal yang dihasilkan dari jangkauan penangkapan loop. Setelah loopfasa-terkunci, hanya batas filter kecepatan kemampuan loop untuk melacak perubahan padafrekuensi input. Selain itu, loop filter memberikan semacam memori jangka pendek, memastikancepat menangkap kembali sinyal jika sistem dilempar keluar dari kunci dengan suarasementara. Namun, desain dari sebuah loop filter merupakan kompromi dalam parameter filteritu membatasi rentang menangkap loop dan kecepatan, hampir tidak mungkin untuk loop-faseterkunci untuk mengunci tanpa itu.

Fitur Umum dan Aplikasi:200ppm / ° C frekuensi stabilitas (melayang) dari VCOPower supplykisaran 5 sampai 12 volt dengan 100ppm /% khas0,2% linieritas output didemodulasiRentangfrekuensi 0.001 Hz sampai 500 KHzSangat segitiga linier output gelombangGelombangsegitiga linier dengan di fase nol-crossing tersediaTTL dan DTL fase kompatibel detektor inputdan output gelombang persegiAdjustable terus dalam rentang dari 1% menjadi lebih dari 60%Beberapa Aplikasi:Data dan Sinkronisasi TapeModemFSK ModulationFMDemodulationFrekuensi SynthesizerNada DecodingFrekuensi perkalian dan DivisiSCAdemodulasi ('Tersembunyi' Radio)Telemetri PenerimaRegenerasi SinyalDemodulasikoherenSatelitRobotika & Kontrol Radio

Page 6: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 6/9

Periksa diagram komponen internal LM565 di atas.

Tutorial ini cukup pendek dibandingkan dengan 555 dan 741 tutorial. Alasan adalah bahwaketerlibatan kompleksitas dan relatif PLL masih sedang dipelajari dan kemungkinan nyatahanya lebih dan lebih sadar. Keistimewaan adalah, dan akan, masih ditemukan seiringwaktu. Beberapa ini untuk diperhatikan adalah fakta bahwa 'komponen yang ideal dalam PLL'dalam hal terdapat beberapa kesalahan fase yang sistematis, bahwa kandungan harmonik darisinyal keluaran adalah struktur yang cukup rumit dan bahwa sifat pita lebar dari PLL juga tidakbegitu sederhana hal seperti yang kadang-kadang diambil membahas masalah ini.Kami belumselesai dengan perangkat ini menakjubkan oleh tembakan panjang, selama bertahun-tahun yangakan datang.

Dalam aplikasi sistem PLL sering digunakan dalam kombinasi dengan Kontrol FrekuensiOtomatis (AFC) sistem dan (atau) keuntungan otomatis (level sinyal) sistem kontrol.

Aplikasi Berguna Lainnya Informasi: Dalam merancang dengan fasa terkunci loops parameter penting dari bunga adalah: GRATIS LARI FREKUENSI:untuk = 1/3.7 R0C0

LOOP KEUNTUNGAN:Loop Gain berkaitan dengan jumlah perubahan fasa antara sinyal input dan sinyal VCO untukperubahan frekuensi sinyal input (asumsi loop tetap di kunci). Dalam teori servo, ini disebut"koefisien kesalahan kecepatan".

Loop gain = KoKD (1/sec)Ko = osilator sensitivitas (radian per detik / V)KD fase = detektor sensitivitas (V / lingkaran)

Keuntungan loop LM565 tergantung pada tegangan suplai, dan dapat ditemukan dari:KoKD = 33,6 fo / Vcuntuk frekuensi VCO = dalam HzVc = tegangan suplai total rangkaian

Loop gain bisa dikurangi dengan menghubungkan sebuah resistor antara Pin 6 dan Pin 7; inimengurangi impedansi beban pada penguat keluaran dan karenanya gain loop.

HOLD DI RANGE:Hold Dalam Range adalah rentang frekuensi yang loop akan tetap setelah awalnya terkunci.FH = ± 8 fo / Vcuntuk frekuensi VCO = dalam HzVc = tegangan suplai total rangkaian

LOOP FILTER:Di hampir semua aplikasi, maka akan diinginkan untuk menyaring sinyal pada output daridetektor fasa (Pin 7). Sebuah lag sederhana filter dapat digunakan untuk aplikasi bandwidthyang lebar tertutup seperti modulasi berikut mana deviasi frekuensi pembawa cukup tinggi (lebihdari 10%), atau di mana lebar pita sinyal modulasi harus diikuti.

Untuk aplikasi pita sempit dimana bandwidth yang sempit kebisingan yang diinginkan, sepertiaplikasi yang melibatkan pelacakan pembawa berubah secara lambat, lag memimpin filterharus digunakan. Secara umum faktor redaman untuk loop menjadi sangat kecil menghasilkanovershoot besar dan ketidakstabilan mungkin dalam respon transien loop.

Singkatan:

Page 7: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 7/9

AFC - Kontrol Frekuensi OtomatisAM - Amplitude ModulationCCO - Controlled Oscillator LancarCO - Controlled OscillatorCOS - Carrier Sistem OperasiDTL - Diode-Transistor-LogicFC - Kontrol FrekuensiFM - Frekuensi ModulationFSK - Frequency Shift KeyingIC - Integrated CircuitOS - Sistem OperasiPLL - Tahap-Lock LoopSCA - Anak Perusahaan Komunikasi Kuasa (Radio Tersembunyi)TTL - Transistor-Transistor-LogicVCO - Voltage Controlled OscillatorVCV - VCO Tegangan KoreksiUntuk melihat contoh PLL bekerja melakukan tugasnya, memeriksa sirkuit di bawahGambar. 8. Hal ini menunjukkan diagram skematik adaptor SCA disebut. Singkatan "SCA"adalah singkatan dari Anak Komunikasi Kuasa. Hal ini digunakan untuk 'tersembunyi' pesan,musik, dll pada bagian tersembunyi normal band FM. Hal ini didasarkan pada subcarrier 67 KHzyang ditempatkan pada operator utama FM stasiun. Hal ini bahkan mungkin memiliki beberapasubcarrier, beberapa membawa data digital, audio, enkripsi data, pesan kode, dan banyaklagi.transmisi subcarrier tidak berpengaruh pada mono standar dan band FM stereo dansepenuhnya kompatibel dengan semua radio yang ada. Sirkuit ini bisa tersambung ke FM tunerpaling dengan minimal rewel. Biaya rendah, menggunakan hanya beberapa tersediaIC's. Penggunaan Printed Circuit Board untuk desain ini dianjurkan.

Parts List for the SCA Adapter

Semiconductors: C18 = 560pF, PolystyreneU1,U3,U4 = TL071, FET OpAmp C19 = 220pF, Ceramic disc U2 = LM565, Phase-Locked-Loop U5 = LM7812, 12V Regulator Resistors: (All resistors are 1/4W, 5% precision Capacitors: units unless otherwise noted.) C1 = 4.7uF/16V, electrolytic R1 = 20K, 2% precision C2 = 2.2uF/16V, electrolytic R2 = 18K C3 = 1uF/16V, electrolytic R3-R8 = 10K C4 = 1uF/35V, electrolytic R9,R10 = 1K8 C5,C6 = .22uF, metalized Polyester R11-R14 = 1100 ohm, 2% precision C7 = .033uF, metalized Polyester R15 = 1K C8 = .022uF, metalized Polyester R16,R17 = 560 C9 = .0068uF, metalized Polyester R18 = 10K, miniature vertical C10 = .0056uF, metalized Polyester trim-potC11-C14 = .0022uF, metalized Polyester R19 = 5K, miniature verticalC15-C17 = .001uF, metalized Polyester trim-pot

J PLL serbaguna:Salah satu sistem PLL paling serbaguna, terlihat terutama pada receiver Citizen Band, adalahUNIDEN 858. Gambar di bawah ini menunjukkan diagram blok sistem. Mari kita bekerja melaluilangkah demi langkah dan lihat apa yang bisa kita temukan.

Kristal referensi dalam hal ini adalah 10,24 MHz, tetapi perhatikan bahwa dalam hal ini kristalreferensi bukan osilasi pada frekuensi referensi - sinyal dilewatkan melalui divider 1024 untukmemberi kita referensi frekuensi 10 KHz. 10 KHz ini sinyal referensi akan diteruskan ke detektorfasa.

Sekarang kita tahu bahwa sinyal yang datang dari VCO harus dibagi sampai 10 KHz sebelumditerapkan pada detektor fasa - tetapi pemberitahuan satu hal: dalam sistem ini VCO kamiharus berosilasi di sekitar 36 MHz untuk memberikan frekuensi output yang benar. Frekuensi iniakan mengambil banyak membagi untuk mendapatkannya ke frekuensi referensi 10 KHz.

Page 8: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 8/9

Jadi di sini metode licik telah digunakan untuk mengubah frekuensi VCO ke nilai yang bisaditerapkan sebelum pembagian.Ini adalah tempat kristal 11,2858 MHz datang ke dalambermain.Ini adalah nada osilator menghasilkan output pada nada ketiga dari frekuensi dasarkristal's - yaitu 33,8575 MHz. Sinyal ini kemudian dicampur dengan output VCO, perbedaanfrekuensi berada di sekitar 2 sampai 3 MHz. Sinyal ini kemudian dapat dibagi sampai 10 KHzcukup sederhana dan diterapkan pada detektor fasa.Sebelum kita terlalu terlibat dalam beberapa frekuensi rangkaian sebenarnya, mari kita lihatlebih dekat pembagi frekuensi.Kita melihat bahwa itu adalah pembagi diprogram, maka dapat diatur untuk membagi denganjumlah apapun dari 1 hingga 399.data masukan untuk pembagi adalah desimal kode biner(BCD) dan diterapkan ke pin 13 sampai 22 di sirkuit terpadu yang sebenarnya.

Apakah BCD? Ini adalah metode mengungkapkan nilai desimal sebagai angka biner empatbit. Unit-unit dalam angka desimal yang dinyatakan sebagai bilangan biner empat-bit, sepertijuga puluhan, maka ratusan, dll Sebagai contoh, 251 desimal akan memerlukan tiga konversiempat-bit: 1 dinyatakan sebagai 0001; 5 menjadi 0101; dan 2 sama 0010. Angka akhir adalahrantai dari tiga nomor empat-bit: 251 sama 0010 0101 0001 dalam BCD.divider ini memiliki 10 input. Masukan ini dapat diatur dengan kode BCD dalam kisaran 0-399yang setara dengan 400 saluran.Untuk saluran 399 kode BCD empat-bit akan 0011-1001-1001(3-9-9).Jadi ada total 400 kombinasi masukan mungkin untuk pembagi diprogram, yang secara teoritisberarti 400 frekuensi operasi, menyediakan tahap frekuensi radio transceiver tetap selaras ataudisetel sesuai.Logika (1) diwakili oleh tingkat input 5V dan logika (0) dengan nol volt. Jika input untukpembatas diberikan dengan kode BCD untuk 146 (0001 0100 0110) maka sinyal input akanmuncul pada keluaran dibagi dengan 146.Hal lain yang layak disebutkan adalah bahwa sinyal VCO tidak final memancarkanfrekuensi. Semua proses yang diperlukan dari sinyal yang akan dikirim dilakukan sebelum bijakPLL tercapai.Output dari VCO ini kemudian dicampur dengan frekuensi menengah (IF) danperbedaan frekuensi yang dihasilkan adalah memancarkan frekuensi aktual.Sebaliknya, selama menerima operasi, VCO dan sinyal masuk heterodyned untuk menghasilkanfrekuensi IF.Sebuah Contoh Bekerja:Mari kita mengambil output yang diinginkan dari 28,505 MHz, VCOakan 7,8025 MHz lebih tinggi (IF frekuensi). VCO karena itu 46,3075 MHz. Ini dimasukkan kemixer bersama dengan sinyal MHz 33,8575 berasal dari nada ketiga dari osilator kristal11,2858 MHz.Para 36,3075 MHz dan 33,8675 MHz campuran sinyal untuk menghasilkanperbedaan frekuensi 2,45 MHz. Sekarang pembatas harus diatur untuk membagi frekuensi 2,45

[tutup]

Page 9: PLL_ Phase-locket Loops _ _ S . S

10/23/2014 PLL? Phase-locket loops | * S . S . E *

http://sekawan-servis-electronic.blogspot.com/2010/11/pll-phase-locket-loops.html 9/9

Copyright 2010 * S . S . E * | Wordpress Theme By - web2feelBlogger Template by BloggerTheme | Sidoharjo

Posting Lebih Baru Posting Lama

MHz ke 10 KHz. Hal ini memerlukan kode BCD pada input data setara dengan 245 desimal(membagi-by 245). Tingkat logika diterapkan pada masukan BCD adalah 10 0100 0101.Sinyal 10 KHz yang dihasilkan oleh pembatas adalah fase terdeteksi dengan frekuensi 10 KHzreferensi yang stabil dari osilator kristal dan tegangan kontrol yang diterapkan kembali keVCO. Setelah periode yang sangat singkat rangkaian akan membentuk kunci.

0 komentar:

Poskan KomentarBeranda

Langganan: Poskan Komentar (Atom)

TAGS: